sifat produk:
JENIS | HURAIKAN |
kategori | Litar Bersepadu (IC) Terbenam - FPGA (Field Programmable Gate Array) |
pengilang | AMD Xilinx |
siri | Spartan®-6 LX |
Pakej | dulang |
status produk | dalam stok |
Bilangan LAB/CLB | 1139 |
Bilangan unsur/unit logik | 14579 |
Jumlah bit RAM | 589824 |
Kiraan I/O | 232 |
Voltan - Dikuasakan | 1.14V ~ 1.26V |
jenis pemasangan | Jenis Lekapan Permukaan |
Suhu Operasi | -40°C ~ 100°C (TJ) |
Pakej/Kepungan | 324-LFBGA, CSPBGA |
Pembungkusan Peranti Pembekal | 324-CSPBGA (15x15) |
Nombor produk asas | XC6SLX16 |
melaporkan pepijat
Carian Parametrik Baharu
Klasifikasi Alam Sekitar dan Eksport:
SIFAT-SIFAT | HURAIKAN |
status RoHS | Mematuhi spesifikasi ROHS3 |
Tahap Kepekaan Kelembapan (MSL) | 3 (168 jam) |
Status REACH | Produk bukan REACH |
ECCN | 3A991D |
HTSUS | 8542.39.0001 |
Nota:
1. Semua voltan adalah relatif kepada tanah.
2. Lihat Prestasi Antara Muka untuk Antara Muka Memori dalam Jadual 25. Julat prestasi lanjutan ditentukan untuk reka bentuk yang tidak menggunakan
julat voltan VCCINT standard.Julat voltan VCCINT standard digunakan untuk:
• Reka bentuk yang tidak menggunakan MCB
• Peranti LX4
• Peranti dalam pakej TQG144 atau CPG196
• Peranti dengan gred kelajuan -3N
3. Kejatuhan voltan maksimum yang disyorkan untuk VCCAUX ialah 10 mV/ms.
4. Semasa konfigurasi, jika VCCO_2 ialah 1.8V, maka VCCAUX mestilah 2.5V.
5. Peranti -1L memerlukan VCCAUX = 2.5V apabila menggunakan LVDS_25, LVDS_33, BLVDS_25, LVPECL_25, RSDS_25, RSDS_33, PPDS_25,
dan PPDS_33 I/O standard pada input.LVPECL_33 tidak disokong dalam peranti -1L.
6. Data konfigurasi dikekalkan walaupun VCCO menurun kepada 0V.
7. Termasuk VCCO 1.2V, 1.5V, 1.8V, 2.5V dan 3.3V.
8. Untuk sistem PCI, pemancar dan penerima harus mempunyai bekalan biasa untuk VCCO.
9. Peranti dengan gred kelajuan -1L tidak menyokong Xilinx PCI IP.
10. Jangan melebihi jumlah 100 mA setiap bank.
11. VBATT diperlukan untuk mengekalkan kekunci AES RAM (BBR) yang disokong bateri apabila VCCAUX tidak digunakan.Sebaik sahaja VCCAUX digunakan, VBATT boleh
tidak bersambung.Apabila BBR tidak digunakan, Xilinx mengesyorkan menyambung ke VCCAUX atau GND.Walau bagaimanapun, VBATT boleh dinyahsambungkan. Helaian Data FPGA Spartan-6: DC dan Ciri Penukaran
DS162 (v3.1.1) 30 Januari 2015
www.xilinx.com
Spesifikasi produk
4
Jadual 3: Syarat Pengaturcaraan eFUSE(1)
Perihalan Simbol Unit Maks Taip Min
VFS(2)
Bekalan voltan luaran
3.2 3.3 3.4 V
IFS
Arus bekalan VFS
– – 40 mA
VCCAUX Voltan bekalan tambahan berbanding GND 3.2 3.3 3.45 V
RFUSE(3) Perintang luar daripada pin RFUSE ke GND 1129 1140 1151
Ω
VCCINT
Voltan bekalan dalaman berbanding GND 1.14 1.2 1.26 V
tj
Kadar suhu
15 – 85 °C
Nota:
1. Spesifikasi ini digunakan semasa pengaturcaraan kunci eFUSE AES.Pengaturcaraan hanya disokong melalui JTAG. Kunci AES hanyalah
disokong dalam peranti berikut: LX75, LX75T, LX100, LX100T, LX150 dan LX150T.
2. Apabila pengaturcaraan eFUSE, VFS mestilah kurang daripada atau sama dengan VCCAUX.Apabila tidak pengaturcaraan atau apabila eFUSE tidak digunakan, Xilinx
mengesyorkan menyambungkan VFS ke GND.Walau bagaimanapun, VFS boleh berada di antara GND dan 3.45 V.
3. Perintang RFUSE diperlukan semasa memprogramkan kekunci eFUSE AES.Apabila tidak pengaturcaraan atau apabila eFUSE tidak digunakan, Xilinx
mengesyorkan menyambungkan pin RFUSE ke VCCAUX atau GND.Walau bagaimanapun, RFUSE boleh tidak disambungkan.